عنوان: معماری مجموعه دستورالعمل برای هسته پردازشگرVLIW DSP RISC 32 بیتی فایل با فرمت ورد در 24 صفحه مقدمه: پردازش سیگنالهای دیجیتال به طور فزاینده ای در کاربردهای دنیای واقعی مانند ارتباطات تصویر برداری پزشکی رادار و سونار و باز سازی صدا با دقت مناسب وشباهت زیاد نسبت به اصل آن، اکتشاف نفت و غیره اهمیت پیدا کرده است. نظر به اینکه برنامههای کاربردی روز به روز پیچیدهتر میشوند، الگوریتمهای پردازش سیگنال دیجیتال به طور معمول به تعداد زیادی عملگرهای ریاضی که بر روی دادههای نمونه با سرعت و تکرار انجام میشوند نیازمند است. سیگنالهای گرفته شده از صوت و تصویر به طور مداوم از آنالوگ به دیجیتال تبدیل میشوند، به صورت دیجیتال دستکاری میشوند سپس به فرم آنالوگ تبدیل میشوند. بیشتر برنامههای پردازش سیگنال دیجیتال قیودی برای latency دارند. عمل پردازشگرهای سیگنال دیجیتال باید در زمان مشخصی به پایان برسد و پردازشهایی که بعد از این زمان انجام میشوند قابل دوام نیستند. بیشتر میکروپروسسورهای عمومی و سیستمهای عامل می&zw ...
عنوان: معماری مجموعه دستورالعمل برای هسته پردازشگرVLIW DSP RISC 32 بیتی فایل با فرمت ورد در 24 صفحه مقدمه: پردازش سیگنالهای دیجیتال به طور فزاینده ای در کاربردهای دنیای واقعی مانند ارتباطات تصویر برداری پزشکی رادار و سونار و باز سازی صدا با دقت مناسب وشباهت زیاد نسبت به اصل آن، اکتشاف نفت و غیره اهمیت پیدا کرده است. نظر به اینکه برنامههای کاربردی روز به روز پیچیدهتر میشوند، الگوریتمهای پردازش سیگنال دیجیتال به طور معمول به تعداد زیادی عملگرهای ریاضی که بر روی دادههای نمونه با سرعت و تکرار انجام میشوند نیازمند است. سیگنالهای گرفته شده از صوت و تصویر به طور مداوم از آنالوگ به دیجیتال تبدیل میشوند، به صورت دیجیتال دستکاری میشوند سپس به فرم آنالوگ تبدیل میشوند. بیشتر برنامههای پردازش سیگنال دیجیتال قیودی برای latency دارند. عمل پردازشگرهای سیگنال دیجیتال باید در زمان مشخصی به پایان برسد و پردازشهایی که بعد از این زمان انجام میشوند قابل دوام نیستند. بیشتر میکروپروسسورهای عمومی و سیستمهای عامل می&zw ...