با سلام: قابل توجه همکاران و اساتید دانشگاههای مختلف جهت تهیه دستور کار آزمایشگاه مدار منطقی این دستور کار آزمایشگاه مدارمنطقی حاصل 8 سال ندریس و کار در دانشگاههای مختلف ازجمله تدریس در آموزشکده فنی قوچان و دانشگاه علمی کار بردی مدیریت صنعتی مشهد می باشد . پوشه فایلها شامل 2 فایل pdf می باشد که یک pdf یک صفحه ای که شامل عنوان دستورکار آزمایشگاه می باشد و pdf دوم شامل شرح آزمایشها می باشد که این pdf شامل 46 صفحه می باشد. فهرست آزمایشهای دستورکار به شرح زیر می باشد: فهرست آزمایش ها : شماره صفحه 1 - تاخیر انتشارگیت NOT و جدول صحت گیت های منطقی   ...
لینک دانلود و خرید پایین توضیحات دسته بندی: Powerpoint نوع فایل: ppt (قابل ویرایش و آماده پرینت ) تعداد اسلاید: 29 اسلاید قسمتی از متن فایل دانلودی مقدمه lمنطق TTL با استفاده از ترانزیستورهای دو قطبی ساخته میشود که به عنوان سوئیچ اشباع عمل میکنند. lتاخیر ناشی از خارج کردن سوئیچ از حالت اشباع یک عامل مهم در محدود کردن سرعت این منطق است که البته روشهائی برای غلبه بر آن ارائه شده است. lامروزه مدارات Schottky TTL بصورت گسترده ای در کاربردهائی که نیاز به ارتباط با سرعت بالا با مدارات بیرونی دارند نظیر مادربرد ها بکار میروند. lمدار سوئیچ lیک سوئیچ TTL با استفاد از یک ترانزیستور و دو مقاومت ساخته میشود. از اینرو به آن resistor–transistor logic (RTL) نیز گفته میشود. lترانزیستور در دو وضعیت قطع و یا اشباع (روشن) عمل میکند. lیک مشکل جدی این مدار تقابل بین fan-out و مقدار swing خروجی است. lوقتی ترانزیستور در ناحیه اشباع قرار میگیرد، خروجی برابر با VOL= V CES شده و در سطح منطقی صفر خواهد بود. lوقتی ترانزیستور قطع ...
فرمت فایل : پاورپوینت قابل ویرایش تعداد اسلاید: 29 قسمتی از پاورپوینت : منطق TTL با استفاده از ترانزیستورهای دو قطبی ساخته میشود که به عنوان سوئیچ اشباع عمل میکنند. تاخیر ناشی از خارج کردن سوئیچ از حالت اشباع یک عامل مهم در محدود کردن سرعت این منطق است که البته روشهائی برای غلبه بر آن ارائه شده است. امروزه مدارات Schottky TTL بصورت گسترده ای در کاربردهائی که نیاز به ارتباط با سرعت بالا با مدارات بیرونی دارند نظیر مادربرد ها بکار میروند. منطق TTL با اعمال تغییراتی در منطق DTL منطق دیگری با نام TTL بوجود آمد که در آن دیود های موجود در ورودی با ترانزیستور جایگزین گشته اند. برای اینکار دو دیود پشت به پشت با هم ادغام و به صورت یک ترانزیستور npn ساخته شدند. در این مدار ناحیه p دیودها با هم ادغام شده و ضمن صرفه جوئی در جا، خازن پارازیتی کمتر و در نتیجه تاخیر انتشار کمتری نیز دارد. علاوه برآن بدلیل اینکه ترانزیستور ورودی در هنگام انتقال ورودی از یک به صفر بصورت فعال در می آید، باعث میشود تا بار موجود در بیس ترانزیستور خرو ...
نرم افزار شبیه سازی: پروتیوس آیسی ها و قطعات استفاده شده: 74HC21:آیسی گیت AND 4 ورودی 7404:آیسی گیت NOT 74HC193:آیسی بالا / پایین شمار 4 بیتی باینری 7447:آیسی رمز گشا (دیکودر) ارقام 0 تا 9 7Segmet قابل ارائه برای درس آز مدارهای منطقی و دیجیتال ...